Eletrônica Digital: tipos de circuitos flip-flop?
Na eletrônica, um chinelo de dedo é um tipo especial de circuito de trinco fechado. Existem vários tipos diferentes de flip-flops. Os tipos mais comuns de flip flops são:
SR flip-flop: É semelhante a um fecho SR. Além da entrada de relógio, um flip-flop SR tem duas entradas, SET rotulados e RESET. Se o conjunto de entrada é elevado quando o relógio é acionado, a saída Q vai para nível ALTO. Se a entrada de reposição é elevado quando o relógio é acionado, a saída Q vai para nível BAIXO.
Observe que em um flip-flop SR, a SET e RESET entradas não devem ambos ser elevada quando o relógio é acionado. Esta é considerada uma condição de entrada inválida, e a saída resultante não é previsível, se esta condição ocorre.
Flip-flop D: Tem apenas uma entrada para além da entrada de relógio. Esta entrada é chamada de entrada de dados. Quando o relógio é acionado, a saída Q é comparado com a entrada de dados. Assim, se a entrada de dados é alta, a saída Q vai para nível ALTO, e se a entrada de dados é baixo, a saída Q vai para nível BAIXO.
A maioria dos D-tipo flip-flops também incluem entradas S e R, que lhe permitem definir ou redefinir o flip-flop. Note-se que as entradas S e R em um flip-flop D ignorar a entrada de relógio. Assim, se você aplicar um ALTO para S ou R, o flip-flop será definir ou redefinir imediatamente, sem esperar por um pulso de clock.
Flip-flop JK: Uma variação comum do flip-flop SR. A JK flip-flop tem duas entradas, rotuladas J e K. A entrada J corresponde ao conjunto de entrada em um flip-flop SR, ea entrada de K corresponde à entrada RESET.
A diferença entre um flip-flop JK e um flip-flop SR é que em um flip-flop JK, ambas as entradas podem ser elevados. Quando ambas as entradas J e K são altos, a saída Q é alternado, o que significa que os suplentes de saída entre alta e baixa.
Por exemplo, se a saída Q é elevado quando o relógio é acionado e J e K são de alta, a saída Q será colocada em LOW. Se o relógio é acionado novamente enquanto J e K ambos permanecem elevadas, a saída Q é definido como Alto de novo, e assim por diante, com a alternância de saída Q de ALTO para BX em cada pulso de clock.
T flip-flop: Thisis simplesmente um flip-flop JK cujos suplentes saída entre alta e baixa com cada pulso de clock. Alterna são amplamente utilizados em circuitos lógicos, porque eles podem ser combinados de modo a formar circuitos de contagem que conta o número de impulsos de relógio recebidos.
Você pode criar um T flip-flop de um flip-flop D, ligando o Q-bar saída diretamente para a entrada D. Assim, sempre que um impulso de relógio é recebido, o estado actual da Q saída é invertido (que é o que o Q-bar saída é) e alimentado de volta para a entrada D. Isso faz com que a saída para alternar entre altas e baixas.
Você também pode criar um T flip-flop de um flip-flop JK simplesmente hard-fiação tanto a entradas J e K para ALTA. Quando ambos J e K são elevados, o flip-flop JK atua como uma alternância.
Embora você pode construir seus próprios circuitos flip-flop usando portas NAND, é muito mais fácil de usar circuitos integrados (CIs) que contêm flip-flops. Um exemplo comum é o 4013 duplo D flip-flop. Este chip contém dois flip-flops do tipo D em um pacote DIP de 14 pinos.
Pino | Nome | Explicação | Pino | Nome | Explicação |
---|---|---|---|---|---|
1 | Q1 | Flip-flop de saída 1 Q | 8 | SET2 | Flip-flop entrada 2 SET |
2 | Q1-bar | Flip-flop 1 saída Q-bar | 9 | DATA2 | Flip-flop entrada 2 DADOS |
3 | clock1 | Flip-flop entrada 1 RELÓGIO | 10 | RESET2 | Flip-flop entrada 2 de RESET |
4 | RESET1 | Flip-flop 1 entrada de RESET | 11 | Relógio2 | Flip-flop entrada 2 RELÓGIO |
5 | DATA1 | Flip-flop entrada 1 DADOS | 12 | Q2-bar | Flip-flop de saída 2 Q-bar |
6 | CONJUNTO | Flip-flop entrada 1 SET | 13 | Q2 | Flip-flop de saída 2 Q |
7 | GND | chão | 14 | VDD | +3 a 15 V |